日 程 : 2007年8月1日(水)〜3日(金)
◎同時・連続開催
◆ARC(1日 9:20〜3日 10:30)
◆O S(3日 9:00〜3日 18:10)
◆HPC(1日 9:20〜3日 19:10)
◆PRO(1日 9:00〜2日 10:30)
◆EVA(2日10:45〜2日 12:15)
会 場 :旭川市大雪クリスタルホール旭川国際会議場
〒070-8003 北海道旭川市神楽3条7丁目
(http://www.city.asahikawa.hokkaido.jp/files/crystalhall/index.htm)
議 題 :2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ (SWoPP旭川2007)
8月1日(水)
[9:20〜10:50]●ARC-1 アーキテクチャI
(1)逆Dualflowアーキテクチャ
一林宏憲(東大)、入江英嗣(JST)、五島正裕、坂井修一(東大)
(2)ツインテール・アーキテクチャの改良
亘理靖展(東大)、堀尾一生(シャープ)、入江英嗣(JST)、五島正裕、坂井修一(東大)
(3)並列 2Dimensional Queue Processorの提案
玄田雅孝、Ben A)Abderazek、曽和将容(電通大)
[11:00〜12:30]●ARC-2 キャッシュメモリ
(4)エントロピーによるメモリアクセス特性の表現とキャッシュ性能
横田隆史、大津金光、馬場敬信(宇都宮大)
(5)TLBを用いるキャッシュ利用状況推定の高精度化
小川周吾(NEC)、菅原 豊、平木 敬(東大)
(6)ウェイアロケーション型共有キャッシュ機構の性能評価
小寺 功、滝沢寛之、小林広明(東北大)
[13:00〜14:30]●ARC-3 性能評価およびモデリング
(7)演算加速機構を持つオンチップメモリプロセッサの電力性能評価
高橋睦史、佐藤三久、高橋大介、朴 泰祐、宇川 彰(筑波大)
中村 宏(東大 /筑波大)、青木秀貴、澤本英雄、助川直伸(日立)
(8)ClearSpeed製SIMD型マルチコアプロセッサにおける並列アプリケーション実 行時間予測手法の検討
西川由理(慶大)、鯉渕道紘(NII)、吉見真聡(慶大)、三浦謙一(NII)、天野英晴(慶大)
(9)次世代省電力メモリを用いた並列プログラムの省電力化の評価
細萱祐人、遠藤敏夫(東工大)、松岡聡(東工大/NII)
[14:40〜16:10]●ARC-4 アーキテクチャII
(10)パイプライン接続型MIADアーキテクチャによる映像処理技術
細木浩二、中田啓明、江濱真和(日立)、岩田憲一、望月誠二、柴山哲也(ルネサステクノロジ)
(11)大規模科学技術計算向けSIMD拡張スカラプロセッサの提案とその評価
山村周史、青木 孝、安藤寿茂(富士通研)
(12)ビット・ベクタを利用した選択的命令再発行機構
嶋田 創、三輪 忍、富田眞治(京大)
[16:20〜17:50]●ARC-5 マルチプロセッサ応用
(13)並列化および再利用によるGAの高速化
新美明仁(名工大)、池内康樹、鈴木郁真(豊橋技科大)、津邑公暁、松尾啓志(名工大)、中島康彦(奈良先端大)
(14)トラクションコントロール実行: CMP向け実行制御方式の検討
近藤正章、佐々木広、中村 宏(東大)
(15)CMPにおけるリソース競合に着目した性能の解析とモデリング
佐々木広、近藤正章、中村 宏(東大)
[18:00〜19:30]●ARC-6 ソフトウェア最適化
(16)生存区間分割時に発生する偽干渉を避けるための同時コピー中間コードの利用
中林淳一郎、片岡正樹(早大)、古関 聰、小松秀昭(日本IBM)、深澤良彰(早大)
(17)ヘテロジニアスマルチコア上での階層的粗粒度タスクスタティックスケ ジューリング手法
和田康孝、林 明宏、伊能健人、白子 準、中野啓史、鹿野裕明、木村啓二、笠原博徳(早大)
(18)ヘテロジニアスマルチコア上でのコンパイラによる低消費電力制御
林 明宏、伊能健人、中川 亮、松本 繁、山田海斗、押山直人、白子 準
和田康孝、中野啓史、鹿野裕明、木村啓二、笠原博徳(早大)
8月2日(木)
[9:00〜10:30]●ARC-7 低消費電力アーキテクチャ
(19)VSP(Variable Stages Pipeline)の低消費電力、高性能化
秋田直己、佐々木敬泰、大野和彦、近藤利夫(三重大)
(20)キャッシュ階層動的切り替えによる低消費電力化
恩賀琢也、佐々木敬泰、近藤利夫、大野和彦(三重大)
(21)自動メモ化プロセッサの低消費エネルギー化
島崎裕介(名工大)、池内康樹、鈴木郁真(豊橋技科大)、津邑公暁、松尾啓志(名工大)、中島康彦(奈良先端大)
[10:45〜12:15]●ARC-8 通信
(22)Look-Aheadルーティングを用いたオンチップルータの動的パワーシャットダウン
松谷宏紀(慶大)、鯉渕道紘(NII)、王 代涵、天野英晴(慶大)
(23)A Temporal Correlation Based Port Combination Methodology for Application-Specific Networks-on-chip on FPGAs
王 代涵、松谷宏紀(慶大)、鯉渕道紘(NII)、天野英晴(慶大)
(24)メッセージ頭部の格納場所切替によるメッセージ交換の高速化
田邊 昇(東芝)、北村 聡、宮部保雄、宮代具隆、天野英晴(慶大)、中條拓伯 (農工大)
[13:00〜14:30]●ARC-9 システム制御
(25)Webサーバ用計算機クラスタにおける性能と電力のモデリングに関する研究
大谷貴胤、佐々木広、近藤正章、中村 宏(東大)
(26)リモートメモリを用いたランダムディスクアクセス高速化手法
上田高徳、平手勇宇(早大)、山名早人(早大/NII)
(27)並列処理環境における消費電力量低減化方式の評価
佐藤裕幸、尾崎敦夫(三菱電機)
[14:45〜16:15]●ARC-10 アーキテクチャIII
(28)物理レジスタ2段階解放による命令先行実行方式の評価
田中雄介、安藤秀樹(名大)
(29)物理レジスタ2段階解放による命令先行実行方式の低消費電力化
兵藤一永、安藤秀樹(名大)
(30)スラック予測を用いるメモリ制御アーキテクチャ
伊東利郎、菅原 豊、平木 敬(東大)
[16:30〜18:00]●ARC-11 シミュレータおよびコンテスト報告
(31)シンボル情報に基づくアプリケーション分析を目的としたシミュレータAice の開発
豊島隆志、山村周史、青木 孝、木村康則(富士通研)
(32)Cell BE機能レベルシミュレータの設計と実装
佐藤真平、藤枝直輝、田原慎也、吉瀬謙二(東工大)
(33)マルチコアプログラミングコンテスト「Cellスピードチャレンジ2007」実施報告
吉瀬謙二(東工大)、吉見真聡(慶大)、片桐孝洋、中村 宏(東大)
8月3日(金)
[9:00〜10:30]●ARC-12 投機実行
(34)実行パス履歴を有効に利用する低コスト高精度パーセプトロン分岐予測器
二ノ宮康之、阿部公輝(電通大)
(35)小規模・省電力コアのための省資源分岐予測方式
石井康雄(NEC)、平木 敬(東大)
(36)実行時の分岐のふるまいに基づくスレッド間データ依存関係予測
中島貴裕、菅原 豊、平木 敬(東大)
※その他詳細は http://www.hpcc.jp/swopp/ をご覧下さい。
※お問い合わせは、SWoPP2007 実行委員 <swopp07-secretary at hpcc.jp> までお願いします。