情報処理学会ホームに戻る |
最終更新日:2007.5.15 |
第165回 計算機アーキテクチャ研究発表会 |
★計算機アーキテクチャ研究会(ARC) ★集積回路研究会(IEICE-ICD) 日 程 : 2007年5月31日(木)〜2007年6月1日(金) 会 場 : 〒211-8588 川崎市中原区上小田中4-1-1 テーマ : 集積回路とアーキテクチャの協創 発表時間 : 一般講演各30分(発表20分+質疑応答10分)、招待講演60分
■低消費電力キャッシュ [10:30〜12:00] 座長:佐藤真琴(日立) (1) Drowsyキャッシュの効率化 (2) Drowsyキャッシュにおける活性期間の制御手法に関する検討 (3) The Potential of Temperature-Aware Configurable Cache on Energy
Reduction −−− 昼食 ( 75分 ) −−− ■マルチコア [13:15〜14:45] 座長:甲斐康司(松下) (4) チップマルチプロセッサにおけるデータ・プリフェッチ効果の分析 (5) 情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理 (6) 独立に周波数制御可能な 4320MIPS、SMP/AMP対応 4プロセッサLSIの開発 −−− 休憩 ( 15分 ) −−− ■招待講演(1) [15:00〜16:00] 座長:井上弘士(九大) (7) コンピューティングパワー拡大に伴う技術課題 −−− 休憩 ( 15分 ) −−− ■低消費電力化技術(1) [16:15〜17:45] 座長:張山昌論(東北大) (8) カナリア・フリップフロップを利用するDVS方式の改良 (9) MIPS R3000における細粒度動的スリープ制御方式の提案 (10) OFDM無線通信向き高速・低消費電力FFT回路の提案 ======================== 6月 1日(金) ======================== ■設計技術/性能評価 [10:30〜12:00] 座長:中田尚(奈良先端大) (11) 高速かつ正確なキャッシュシミュレーション法とその評価 (12) Design Techniques of Wave Pipelines (13) 動的タイミングエラー検出のための「書き込み保証バッファ」の評価 −−− 昼食 ( 75分 ) −−− ■低消費電力化技術(2) [13:15〜14:45] 座長:広瀬佳生(富士通) (14) 革新的電源制御による超低消費電力高性能システムLSIの構想 (15) GA-Based Assignment of Supply and Threshold Voltages and Interconnection
Simplification for Low Power VLSI Design (16) ALU Cascadingを行う動的命令スケジューラ −−− 休憩 ( 15分 ) −−− ■招待講演(2) [15:00〜16:00] 座長:吉瀬謙二(東工大) (17) 高並列アレイ型プロセッサIMAPCARのアーキテクチャとその技術展望 −−− 休憩 ( 15分 ) −−− ■オンチップ・ネットワーク [16:15〜17:45] 座長:安里彰(富士通) (18) 演算器レベル・パケット転送方式に基づく高並列VLSIプロセッサの構成 (19) クロスバ接続による3次元 Network-on-Chip 向け多層型トポロジ (20) 大規模再構成可能データパスにおけるオンチップ・ネットワーク・アーキテクチャの検討
***↓↓発表募集は終了しました↓↓**************************** ◆ 第165回 計算機アーキテクチャ研究会 論文募集のお知らせ 日 程 : 2007年5月31日(木)〜2007年6月1日(金) 発表申込先 : 計算機アーキテクチャ研究会ではWeb申込みを行っております。 申込期限 : 2007年3月19日(月)17時 原稿締切 : 開催日の約3週間前 論文頁数 : 研究会原稿用紙A4版6ページ以内 照 会 先 : 九州大学 井上弘士(inoue"at"i.kyushu-u.ac.jp)
|