情報処理学会ホームに戻る
最終更新日:2004年9月28日

第152回 計算機アーキテクチャ研究発表会 論文募集

 

デザインガイア2004
−VLSI設計の新しい大地を考える研究会−

日  時 : 2004年12月1日(水)15:20〜18:30
                2日(木) 9:00〜17:00

会  場 : 北九州国際会議場

交  通 : 北九州市小倉北区浅野3-9-30
         JR(山陽新幹線)小倉駅より徒歩7分
         Tel (093)541-5931、Fax (093)541-5928
         詳細については http://www.kitakyu-cb.jp/index.html 参照願います。

  • 12月1日15:20〜18:30は、システムLSI設計技術研究会(SLDM)、電子情報通信学会;VLSI設計技術研究会(VLD)、集積回路研究会(ICD)、ディペンダブルコンピューティング研究会(DC)共催、電子情報通信学会;コンピュータシステム研究会(CPSY)、リコンフィギャラブルシステム研究会(RECONF)協賛。
  • 12月1日13:30-18:30、2日9:00-17:50にシステムLSI設計技術研究会(SLDM)が、電子情報通信学会;VLD/ICD/DC研究会共催、CPSY/RECONF研究会協賛で開催されます。
  • 11月29日〜12月1日午前まで、電子情報通信学会;第二種研究会「第8回システムLSIワークショップ」が同所にて開催されます。12月1日午前の招待講演は無料で聴講できます。詳細は、http://icd.ac.isp.ne.jp/ja/index.html をご覧ください。
  • 12月1日の夜、7研究会合同の懇親会を開催しますので,ぜひご参加ください。懇親会参加お申し込みは、電子メールにて vld-aia04@mail.ieice.org
    までお願いいたします。

議  題 

12月1日(水)
[15:20-16:10] ●招待講演 
(1) 半導体試験・測定システム−平成15年度特許出願技術動向調査−
○藤原敬士(特許庁)

[16:10-17:00]●フェロー就任記念講演 
(2)VLSI設計自動化技術開発の過去、現在、未来
○後藤 敏 (早大)

[17:10-18:30]●パネルディスカッション 
(3) 集積技術の将来を握るチップ間/チップ内通信技術
 オーガナイザ・モデレータ 岩田 穆(広島大)
 パネリスト        (依頼中)

※この後懇親会を予定.

12月2日(木)
【会場2】一般講演 - トラック2 -

[9:00-10:40]●性能評価環境と応用
(4)9:00-9:25 無線センサーネットワークを利用した位置測位システムの構築
○越智博之、田頭茂明、藤田 聡(広島大)

(5)9:25-9:50 Parallel Branch-and-Bound Scheme for Solving the Winner Determination Problem in Combinatorial Auctions
○Chen Qiao、Masaya Mito、Shigeaki Tagashira、Satoshi Fujita(Hiroshima Univ.)

(6)9:50-10:15 ISIS-SimpleScalarの実装
○藥袋俊也、塙 敏博、田辺靖貴、天野英晴(慶大)

(7)10:15-10:40 オンチップネットワークにおけるトポロジの検討
○山田 裕、安生健一朗、鯉淵道絋、上樂明也、天野英晴(慶大)

[10:40-10:50]○休憩

[10:50-12:30]●チップマルチプロセッサ
(8)10:50-11:15 SKYのマルチスレッド・モデルを実現したSMTプロセッサにおける物理レジスタの共有化手法
○澁谷真帆、小林良太郎、安藤秀樹、島田俊夫(名大)

(9)11:15-11:40 メモリ投機を支援するCMPキャッシュコヒーレンスプロトコルの検討
○豊島隆志、田代大輔(東大)、バルリ ニコ デムス(日本TI)、坂井修一(東大)

(10)11:40-12:05 OSCARチップマルチプロセッサ上でのMPEG2エンコードの並列処理
○小高 剛、中野啓文、木村啓二、笠原博徳(早大)

(11)12:05-12:30 組込みチップマルチプロセッサM32R32700へのOpenMP処理系の実装と評価
○堀田義彦、佐藤三久、中島佳宏、小島好紀(筑波大)

[12:30-13:30]○昼食休憩

[13:30-15:35]●アーキテクチャ全般
(12)13:30-13:55 GALS型構成を用いたクラスタ化スーパースカラにおける低消費電力化の検討
○佐々木広、近藤正章、中村 宏(東大)

(13)13:55-14:20 セキュアプロセッサの開発
○穂積健介、曽我正和、猪股俊光(岩手県立大)

(14)14:20-14:45 MMPDCLアルゴリズムに基づくコードブック生成専用プロセッサ
○高木知陽、佐野健太郎、鈴木健一、中村維男(東北大)

(15)14:45-15:10 並列事前実行機構におけるループカウンタ予測
○津邑公暁(豊橋技科大)、中島康彦(京大/JST)、中島 浩(豊橋技科大)

(16)15:10-15:35 高速フィルタリングを支援する高機能メモリコントローラ
○今井俊晴(北陸先端大)、田中清史(北陸先端大/JST)

[15:35-15:45]○休憩

[15:45-17:00]●キャッシュメモリ
(17)15:45-16:10 待機状態ラインに対する参照局所性を考慮した低リーク・キャッシュの性能低下抑制方式
○小宮礼子(福岡大)、井上弘士、村上和彰(九大)

(18)16:10-16:35 キャッシュ・ミス頻発命令とその特徴解析
○堂後靖博(福岡大)、三輪英樹(九大)、ヴィクトル M.グラール フェヘイラ、井上弘士、村上和彰(九大)

(19)16:35-17:00 キャッシュ・ミス頻発命令を考慮したメモリ・システムの高性能化
○三輪英樹(九大)、堂後靖博(福岡大)、ヴィクトル M.グラール フェヘイラ、井上弘士、村上 和彰(九大)