第256回システム・アーキテクチャ研究発表会

プログラム詳細は以下をご参照ください。
https://www.ipsj.or.jp/kenkyukai/event/arc256sldm211emb71.html


(1) VM間RowHammerのCanaryを用いた検出とシミュレーションによるモデルベース評価
   川崎 秀昌,穐山 空道

(2) AMD AI Engineによる準同型暗号のクライアント処理の高速化
   片倉 大翔,野崎 愛,小島 拓也,中村 宏,高瀬 英希

(3) カラム特性に基づくDRAMベース真性乱数生成の高速化手法
   篤田 大知,久保 龍哉,高前田 伸也

(4) 準同型暗号のGPUアクセラレーション手法のデータフローに応じた分類と性能分析
   野崎 愛,小島 拓也,中村 宏,高瀬 英希

(5) 距離整合性に注目したSTRAIGHTアーキテクチャのインジェクション攻撃耐性の評価
   山内 悠理子,杉田 脩,塩谷 亮太,入江 英嗣

(6) 認証メモリ暗号アーキテクチャのためのOut-of-Order実行機構
   松見 湧斗,内山 一秀,大畑 幸矢,高前田 伸也,古川 潤,五島 正裕

(7) リプレイ耐性を持つページングのためのページテーブルと対となる認証木
   吉田 憲礼,松見 湧斗,内山 一秀,中條 拓伯,五島 正裕

(8) Intel SGXの認証メモリ暗号の性能評価
   中村 草太,松見 湧斗,内山 一秀,中條 拓伯,五島 正裕

(9) ユニバーサルTEEアーキテクチャにおけるGeneralized Nested Virtualization
   内山 一秀,松見 湧斗,五島 正裕

(10)ソフトウェアへの依存を最小化するTEE割り込み防御手法
   齊木 昭大,浦浪 英俊,内山 一秀,五島 正裕,木村 啓二

(11)ユニバーサルTEEにおけるIOデバイスのメモリ防御機構
   浦浪 英俊,齊木 昭大,内山 一秀,五島 正裕,木村 啓二

(12)System-Level Integration and Evaluation of RISC-V Advanced Interrupt Architecture towards Secure I/O on Multicore Platforms
   Xinyuan Fu,Akihiro Saiki,Keiji Kimura

(13)PYNQを用いた可視化システムの開発支援ツールキット
   濵田 海斗,藤枝 直輝

(14)ALICE FoCal用読み出しASIC特性評価システム
   安藤 真清,長名 保範

(15)アナログ積和演算器における行列計算プログラムのビット誤り検出訂正手法の初期評価
   亀ヶ森 駿太,平澤 将一,鯉渕 道紘,川島 英之

(16)RCM-SPM: Reduced-Connectivity Multibank Scratchpad Memory for RIKEN CGRA
   Jiaheng Liu,Chenlin Shi,Boma Adhi,Shinobu Miwa,Kentaro Sano

(17)LTLを中間表現とした検証駆動型HDL生成手法
   木村 真怜,浜口 清治

(18)特性モデル推定に基づくスタンダードセルライブラリのキャラクタライズ高速化
   原 伸語,増田 豊,石原 亨

(19)消費電力情報に基づくハードウェアトロイ診断のための遷移故障テスト手法
   浦野 友直,増田 豊,石原 亨

(20)直接的に記述可能な低レベルDRAMインターフェースの開発
   久保 龍哉,勝見 舜,篤田 大知,三好 健文,高前田 伸也

(21)V-PCCのための低計算量パッチ生成手法
   名取 夏輝,丹羽 直也,岩崎 裕江

(22)End-to-End Implementation of IOMMU-Based DMA Isolation for Trusted Execution Environments on RISC-V
   Yanqing Liu,Haocheng Xu,Hidetoshi Uranami,Akihiro Saiki,Keiji Kimura

(23)構成記述に基づいた組込み向けハイパーバイザのコード生成方式検討
   山本 遼介,堀井 圭祐,増田 大樹

(24)組込みシステム要件を考慮したLinuxにおけるMGLRU活用メモリ管理方式の検討
   矢吹 潤,濱口 雄人,増田 大樹

(25)強化学習を用いたZNS SSDのホスト側ゾーン管理設計に関する検討
   宮澤 元

(26)組込み制御向けモデルベース並列化における制御性能を維持した並列性能向上のための遅延挿入・コア配置・実行順序設計
   木田 陸渡,枝廣 正人,道木 慎二

(27)ハードウェア抽象化記述SHIMのためのLLVM-IR命令列実行サイクル数推定手法
   荒島 聡太,枝廣 正人

(28)温度を考慮した高効率リアルタイムスケジューリング
   多田 武史,武藤 圭汰,山﨑 信行

(29)仮想アドレス対応Data Rearrange Unit (DRU)の設計
   李 正雅,武藤 圭汰,山﨑 信行

(30)不均衡なデータフローグラフにおけるElastic CGRAの再評価:スループット向上におけるFIFOの役割
   相原 寧仁,相吉 航太,ボマ アディー,上野 知洋,佐野 健太郎,ジェイソン アンダーソン,宮島 敬明

(31)CFU Proving Groundと高位合成を用いたASIP設計における高速な機能検証手法の検討
   休石 大夢,藤枝 直輝

(32)OSCARベクトルマルチコアの性能・電力評価
   野谷 優仁,水本 幸希,権藤 創太,上林 嶺,朱 允楷,北村 俊明,笠原 博徳,木村 啓二

(33)時系列分位点探索法に基づく宇宙機テレメトリ異常検知の専用論理実装と性能評価
   河内 陸,佐藤 幸紀

(34)YOLOのFPGA実装に向けたBlock Convolution手法の適用可能性について
   佐伯 希望,松本 尚

(35)CARVY-FL:データ多様性を考慮した多数決戦略による頑健な連合学習
   中田 雅貴,穴田 穂乃香,金子 竜也,中村 宏,高前田 伸也,高瀬 英希

(36)Linear Probingによる連合学習を適用したVision Transformerに対する勾配反転攻撃手法
   浦瀬 英弘,小野 悠太,中村 宏,高瀬 英希

(37)時間オートマトンとAIエージェントを組み合わせた時間制約およびIoT機器へのコード適合化手法
   山本 裕大,山口 真悟,コウ ショウチン

(38)Jetson Orin Nanoにおける不確実性駆動型予見予測モデルの評価とFP16精度計算の検討
   朱 允楷,昼間 彪吾,顧 茗瑞,伊藤 洋,尾形 哲也,北村 俊明,木村 啓二

(39)遺伝的アルゴリズムを用いたSNNにおけるパラメータの決定法の検討と評価
   石本 直也,武内 良典

(40)路車協調情報を活用した物体検出モデルのための自動教師データ生成手法
   平野 学宜,山田 峻也,渡辺 陽介,高田 広章

(41)水田におけるアクアドローンを用いた雑草検出
   飛鳥 颯舞,中村 哲也,清水 郁子,大川 泰一郎,中條 拓伯

(42)遅延故障に対する近似計算回路の耐性評価を高速化する協調シミュレーション環境
   全 牧遥,増田 豊,石原 亨

(43)分類関数の変数削減 多コア計算サーバにおける並列実装評価
   金杉 浩希,笹尾 勤,井口 幸洋

(44)木幅学習システムの構築 高効率なグラフ解析に向けた木幅概念の学習システム構築
   小林 紹子,玉木 久夫,井口 幸洋

(45)農業用クローラのスマート化と自律走行
   山田 諒,中西 恒夫

(46)組込みソフトウェアの割込み処理タイミングの近似網羅検証手法
   木谷 光博,鈴木 康文,中川 公人

(47)組込みシステム向けマルチプロセッサ対応RTOSの性能評価と解析
   竹内 結斗,本田 晋也

(48)ARM DSUキャッシュパーティショニング機構を用いたリアルタイム性保証の複数SoCにおける評価
   樋山 一樹,本田 晋也,高田 広章,岡村 直柔,早稲倉 真樹

(49)mERDに対する応答時間解析の検討
   鈴木 隆元,田中 清史

(50)リアルタイムシステムへの適用に向けたFluent Bitの評価と応答高速化検討
   出口 昌弘,小野 優也,濱口 雄人,増田 大樹

(51)音声アプリケーション向けVCOADCの低消費電力化
   野口 泰寛,小松 聡

(52)半磁束量子回路のエネルギー効率評価と動作速度改善に関する初期検討
   松本 侑紀,田中 雅光,小野 貴継

(53)低照度環境下におけるISPアーキテクチャ最適化による物体検出率の向上
   美島 賢人,丹羽 直也,若林 一敏,岩崎 裕江

(54)画像分類タスクに対するKolmogorov-Arnold Network推論器のエネルギー効率評価
   来海 太一,増田 豊,石原 亨

(55)ハードウェア化に適した疑似関数の活用によるTransformer推論器の高効率化
   川村 哲平,増田 豊,石原 亨

(56)反復処理における計算省略と演算器のビット幅削減に基づくプロセッサの低消費エネルギー化
   山口 明生,増田 豊,石原 亨

(57)プログラミング言語SwiftにおけるSequence操作の並列化
   三木 太智,枝廣 正人,森崎 修司

(58)NPU搭載マイクロコントローラにおける推論処理の応答性評価
   小林 直太郎,朱 義文,松原 豊,本田 晋也,高田 広章

(59)階層並列化を用いたGeometry-based点群圧縮の高速化
   山田 実夢,丹羽 直也,岩崎 裕江

(60)Scalable Pipeline-Parallel Training of Transformer with Batch Expansion Using Reversible Computation
   Shunta Seki,Ryota Miyagi,Hiroshi Nakamura,Hideki Takase

(61)制御フロー処理の資源効率化に向けたヘテロジニアスCGRA構成の検討
   伊藤 向子,小島 拓也,高瀬 英希,中村 宏

(62)FPGAアクセラレータの高効率実行を支援するRISC-Vプロセッサアーキテクチャの検討
   北川 涼太,平野 新,小笠原 克久,塩谷 亮太

(63)複数右辺ベクトルを持つ連立一次方程式に対するNPUとiGPUを併用した混合精度CG法の提案と評価
   上田 渉夢,大吉 泰嗣,森 眞一郎

(64)CGRAによる枝刈りニューラルネットワークの高速実行手法
   高島 和樹,小島 拓也,高瀬 英希,中村 宏

(65)シングルスレッド性能向上に向けた複数命令流フェッチ方式のモデルベース評価
   小濱 晴天,小田喜 陽彦,塩谷 亮太

(66)HBM搭載CPU高速化のための可変ブロックサイズキャッシュアーキテクチャ
   西川 皓平,トウ リン,八巻 隼人,本多 弘樹,塩谷 亮太,三輪 忍

(67)OSCARベクトルマルチコアにおける推論処理の高速化に向けたローカルメモリ管理手法
   権藤 創太,上林 嶺,朱 允楷,水本 幸希,野谷 優仁,北村 俊明,笠原 博徳,木村 啓二

(68)TCPオフロードを用いたコンテナ向けカーネルバイパスネットワークの検討
   河野 竜也,坂本 龍一

(69)ルータにおけるIPv6向け宛先検索キャッシュの構成に関する初期検討
   宗村 キヤ,都地 佑月,三輪 忍,本多 弘樹,八巻 隼人

(70)LinuxにおけるIPネットワーク通信遅延の計測精度分析とDPDKによる計測精度向上の検討
   山口 圭亮,三輪 忍,本多 弘樹,八巻 隼人

(71)Responsive Link仮想化用開発フレームワーク
   伊藤 力,佐貫 陽香,山﨑 信行

(72)フローキャッシュミスハンドラを有するOpen vSwitchの性能分析
   丸山 颯斗,三輪 忍,本多 弘樹,八巻 隼人

(73)制御フローグラフの探索具合に基づきコーパスへの保存を制御するファジング
   村木 乃乃香,杉山 優一,塩谷 亮太

(74)エッジクラウド環境の分散強化学習におけるエッジでのファインチューニングの評価
   浅名 舜介,松谷 宏紀,森島 信

(75)FPGAアクセラレータにおけるソフトエラー検知と検証システムの検討
   石川 隼人,長名 保範,金城 光永

(76)ハニーポットログの機械学習による攻撃内容と傾向の判別
   水田 智也,平野 壮馬,蓑原 隆

(77)ブロックチェーンを用いた連携チェックポインティングにおける可用性評価モデルの構築と最適化
   西川 健太,大原 衛,新井 雅之,福本 聡


一括ダウンロード