7G-03
Parallellaアーキテクチャを用いたユークリッド距離変換の並列化
○東村将志,森本康彦(広島大)
近年のマルチコアプロセッサ技術の向上やプラットフォームの小型化により,Parallellaと呼ばれる小型並列コンピューティングプラットフォームが開発された.Parallellaとは16コアの演算用アクセラレータを搭載し,Mesh構造による並列処理を可能とする.ユークリッド距離変換とは,2値画像を入力とし各画素についてそこから最も近い0画素への距離を求める処理で,ディジタル画像処理における基本的な処理である.本研究においては,画像処理アルゴリズムの1つであるユークリッド距離変換アルゴリズムをParallella上に実装し,処理の並列化を図る.実験では,複数のデバイスによる逐次処理の実行時間及び消費電力を計測し,Parallellaアーキテクチャの性能を評価する.

footer 著作権について 倫理綱領 プライバシーポリシー セキュリティ 情報処理学会