4H-04
Multiple PVASを用いたMapReduceフレームワークの木構造処理による性能評価
○本田 舜,佐藤未来子,並木美太郎(農工大)
IntelのHPC向けコプロセッサであるXeon Phiへの分散処理フレームワークMapReduce実装であるMrPhiがなされてきた.また,当研究室において,MrPhiへ大域仮想空間モデルMultiple PVASを組み込んだ実装の研究がされており,アドレス空間やメモリ管理の部分がオリジナルと異なっている.
本研究では,両実装の性能評価のために,既存のサンプルプログラムと実行特性が異なり,Multiple PVASの性能を活かすことができると考えられる木構造処理に焦点を当て,分枝限定法のMapReduce処理を双方に実装した上で性能評価を行うことで,Multiple PVASを用いることによる有効性を示す.

footer 著作権について 倫理綱領 プライバシーポリシー セキュリティ 情報処理学会