5K-1
レジスタ・キャッシュのマルチスレッド・プロセッサへの適用
○西川 卓,倉田成己(東大),塩谷亮太(名大),五島正裕,坂井修一(東大)
 プロセッサの実行効率を高める手法として、マルチスレッディングによるものがいくつかある。しかしマルチスレッディングにはプロセッサコンテキストの数だけ、レジスタの数が必要となりレジスタ・ファイルの面積が増大する問題がある。
 この問題はレジスタ・キャッシュというレジスタの面積を削減する手法を適用することで解決される。具体的にはレジスタの面積がポート数の二乗に比例する性質に着目し、レジスタのポート数を減らすことでレジスタの面積を削減する。
 そこで本稿では当研究室で研究しているレジスタ・キャッシュのNORCS(Non-Latency-Oriented Register Cache System)を各種マルチスレッド・プロセッサに適用することを提案する。その上でレジスタ・キャッシュ・ヒット率とIPCへの影響を考察する。

footer 情報処理学会 セキュリティ プライバシーポリシー 倫理綱領 著作権について