3A-3
組込み機器におけるマルチコアプロセッサを用いた高可用性システムの一提案
○佐藤龍一,平田 明,虻川雅浩(三菱)
組込み機器はCPU処理性能の向上に伴い多様な機能が要求され、
ソフトウェア規模が増大すると共に構造が複雑になっている。
このため、ソフトウェアバグを完全に無くした状態で製品出荷する
ことが難しくなっており、これに対する対策が急務となっている。
本発表ではソフトウェア障害による予期しないシステム再起動等、
ダウンタイムを小さくし、エンドユーザにストレスを与えない、高
可用性システムについて提案する。
本方式によりマルチコア内部に2重系システムを構築し、障害発生
時にシステムの切り替えを行うことで、ソフトウエア要因による障
害から迅速に復旧することが可能となる。

footer 情報処理学会 セキュリティ プライバシーポリシー 倫理綱領 著作権について