抄録
C-031
A Novel Detection and Recovery Techniques for Hard Errors in FPGAs
尼崎太樹・井上万輝・西谷祐樹・飯田全広・久我守弘・末吉敏則(熊本大)
本論文ではFPGA(Field Programmable Gate Array)の物理故障(ハードエラー)検知,回避に関する手法を提案する.回路中にハードエラーが発生した場合,FPGAでは故障箇所を回避する形で再配置配線を行うことで故障から復旧可能である.本稿では著者らが提案しているFPGAアーキテクチャにおいて,単一のハードエラーを高々6回のコンフィグレーションで検出可能であることを示し,提案するCADツールを用いて回避を行った.実験結果より,故障がない場合と比較してエラー復旧後も同等の速度性能を保持できることがわかった.