一般講演〔4E会場〕(10月4日(水)15:45〜17:30)
システム設計手法
座長 篠木 剛(三重大)
1 C'によるRTL記述の生成
○柳澤秀明、森 秀樹、上原 稔(東洋大)
2 C'を用いたJava chipの設計
○菅原康夫、柳沢秀明、森 秀樹、上原 稔(東洋大)
3 アプリケーションプログラムを基にした、プロセッサアーキテクチャの自動生成−アプリケーションからの並列性の抽出−
○門脇一馬、松田和幸、宮内 新、石川知雄(武蔵工大)
4 パイプラインプロセッサのマイクロ動作記述を対象とした形式的機能検証システムの試作
○安部公章、北嶋 暁、武内良典、今井正治(阪大)、栗田雄一(奈良先端大)
5 再構成可能デバイスRHW2を用いた画像認識処理の高速化
○犬尾 武、梶原信樹、中谷正吾、山内 宗(RWCP)
6 細粒度再構成可能なリコンフィギュラブルシステムの提案
○岡部 淳、坂井修一、田中英彦(東大)
7 マルチコンテキストFPGAにおけるコンテキスト分割問題とその一解法
○本多 亮、北道淳司、船曳信生、東野輝夫(阪大)
|